|
BENVENUTI al sito del corso di ARCHITETTURA DEI CALCOLATORI 2021-22
|
|
REGISTRAZIONE SU QUESTO SITO
|
|
INIZIO CORSO
- Questo corso inizia (regolarmente, in presenza) il 04/10/2021 alle ore 14:00 (notare che il Dipartimento ha deciso un anticipo di 30 min per le lezioni solo pomeridiane).
- Il corso si svolge in presenza. Per coloro che non possono seguire in presenza, è possibile presentare il programma 2020-21 di cui sono anche disponibili le videolezioni sul sito: SITO ARCHITETTURA DEI CALCOLATORI 2020-21
|
|
VIDEOLEZIONI 2020-21 DISPONIBILI DIRETTAMENTE ANCHE SUL SITO 2021-22 (04-10-2021)
- Sono da oggi 04-10-2021 disponibili le videolezioni 2020-21 anche su questo sito per maggiore convenienza a reperirle.
- Nota: tali videolezioni sono la ricombinazione di lezioni relative all'orario e allo svolgimento dello scorso anno quindi: i contenuti restano altrettanto validi, ma potrebbero essere "diluiti" in maniera diversa; in particolare, la durata delle lezioni può non corrispondere esattamente e qualche argomento quest'anno è stato eliminato
- Per chiarimenti o dubbi far riferimento al docente.
|
|
ALTRE NOTIZIE
|
|
SINCRONIZZAZIONE SITI MIRROR 28-10-2021
- Da oggi 28-10-2021 i siti https://www3.diism.unisi.it e https://sirius.diism.unisi.it dovrebbero risultare sincronizzati.
|
|
SEMINARIO DELLA DR. CALLIOPE SATIROPOULOU (CAMPERA-ES) 26-10-2021
- il 26-10-2021 ore 17:30 aula 145 si terrà il seminario della ditta Campera-ES riguardante lo sviluppo di progetti basati su VHDL
|
|
RISC-V
- Novita': dall'anno accademico 2019-20 si fa riferimento al processore RISC-V anziche' al processore MIPS: RISC-V e' una iniziativa OPEN-SOURCE,
lanciata dall'Universita' di Berkeley e oggi diventata uno standard mondiale ben supportato sia dal mercato che dai libri di testo del Patterson-Hennessy.
-
"Fino a poco tempo fa i programmatori potevano fare affidamento sul lavoro dei progettisti di architetture e di compilatori e su quello dei produttori di chip per
rendere piu' veloci e piu' efficienti a livello energetico i propri programmi senza il bisogno di apportare alcuna modifica.
Questa epoca e' finita: affinche' un programma possa essere eseguito piu' velocemente deve diventare un programma parallelo.
La tecnologia moderna richiede che i professionisti di ogni settore dell'informatica conoscano sia il software sia l'hardware,
la cui interazione ai vari livelli offre la chiave per capire i principi fondamentali dell'elaborazione.",
D.A. Patterson, J.L. Hennessy (TURING AWARD 2018).
|
|
LINUX SU RISC-V IN 5000 LINEE DI VERILOG (02-03-2020)
|
|
RISC-V verrà usato nel nuovo processore europeo 'EPI' per high-performance computing e automotive (21-01-2020)
|
|
DISPONIBILI OLTRE 30 PROGRAMMINI PER RISC-V
- Nella sezione compiti/compitini sono disponibili oltre 20 programmini RISC-V testati sul simulatore RARS.
|
|
DISPENSA VERILOG (per approfondimento)
|
|
WEBRISC-V!
- Sperando che possa essere utile per lo studio della pipeline e' stato realizzato il simulatore
WebRISC-V.
|
|
Appendice A del Patterson-Hennessy RISC-V 1^ed.
|
|
Materiale delle edizioni precedenti di questo insegnamento
- Il materiale degli anni precedenti e' sempre disponibile attraverso questa pagina
|
|